Библиотека радиолюбителя Понедельник, 09.12.2019, 15:05
Меню сайта
Категории раздела
Автоматика [40]
Аудиотехника, CD, DVD проигрыватели [89]
Измерения [64]
КВ и УКВ [91]
Компьютер-радиолюбителю [76]
Компьютерная литература [12]
Медицинская электроника [12]
Микроконтроллеры [280]
Охранные системы [49]
Радиоприем и TV [107]
Ремонт аппаратуры [38]
Ремонт компьютерного железа и оргтехники [28]
Робототехника [68]
Связь, Телефоны [77]
Силовая электроника [164]
Справочники [154]
Теория [248]
Технологии, полезные советы [56]
Учебные пособия [5]
Электроника для автомобиля [48]
Электроника для дома и хобби [70]
Электронные схемы [107]
Электротехника [85]
Ретро [13]
В помощь радиолюбителю [29]
Автозвук [40]
Домашний ПК [17]
Железо [42]
КИП и автоматика: обслуживание и ремонт [10]
Компоненты и технологии [28]
Мой друг компьютер [206]
Новости электроники [21]
Радио [16]
Радиоаматор [105]
Радиокомпоненты [15]
Радиоконструктор [65]
РадиоЛоцман [102]
Радиолюбитель [36]
Радиолюбитель. КВ и УКВ [16]
Радиосхема [14]
Ремонт электронной техники [9]
Сервисный центр [46]
Системы безопасности [37]
Современная электроника [71]
Схемотехника [8]
ТелеСателлайт [25]
Хакер [112]
Электрик [103]
Электронные компоненты [81]
Электронные компоненты и системы [19]
Circuit Cellar [148]
Computer bild [146]
CQ Amateur Radio [81]
EDN Magazine [27]
Elektorlabs (Elektor Electronics) [86]
Electronics For You [54]
Elektronika dla Wszystkich [87]
Elektronika Praktyczna [100]
ELV Journal [27]
Funkamateur [114]
HackSpace [13]
HAM RADIO Magazine [23]
Hard`n`Soft [36]
Nuts and Volts [116]
Practical Electronics (Everyday Practical Electronics) [132]
Prakticka Elektronika A Radio [123]
Practical Wireless [10]
QEX [17]
QST [52]
Servo [113]
Silicon Chip [42]
Stereo & Video [58]
Swiat Radio [66]
Другие журналы [79]
Мир ПК (litres.ru) [72]
Ремонт и Сервис (litres.ru) [117]
Chip (litres.ru) [5]
Новинки litres.ru [175]
Форма входа
Главная » 2010 » Июль » 5 » Цифровые системы-теория и практика
10:01
Цифровые системы-теория и практика
 
В восьмом издании книги более широко рассмотрены программируемые логические устройства (ПЛУ). Эта технология быстро вытесняет в современных цифровых системах микросхемы малой (МИС) и средней степени интеграции (СИС). Благодаря тому, что ПЛУ рассматриваются в самых разнообразных разделах этой книги, читатель может получить представление об альтернативных путях реализации цифровых логических схем - от простейших логических элементов до сложных систем.
 
Название: Цифровые системы - теория и практика  
Авторы: Рональд Дж. Точчи, Нил С. Уидмер
Издательство: Вильямс
Год издания: 2004
Страниц: 1024
ISBN: 5-8459-0586-9
Язык: русский
Формат: DJVU
Размер: 34,1 Мб
 
Скачать книгу Цифровые системы - теория и практика
 
 
 

Содержание
Введение
Глава 1. Введение в предмет
1.1. Численные представления Аналоговое представление Цифровое представление
1.2. Цифровые и аналоговые системы Преимущества цифровой техники Ограничения цифровой техники Цифровое будущее
1.3. Цифровые системы счисления Десятичная система Десятичный счет Двоичная система Двоичный счет
1.4. Представление двоичных величин Цифровые сигналы и временные диаграммы
1.5. Цифровые и логические схемы Логические схемы Цифровые интегральные схемы
1.6. Параллельная и последовательная передача информации
1.7. Память
1.8. Цифровые компьютеры Основные элементы компьютера Центральное процессорное устройство
Типы компьютеров Резюме
Глава 2. Системы счисления и коды
2.1. Преобразование из двоичной системы счисления в десятичную
2.2. Преобразование из десятичной системы счисления в двоичную Последовательное деление
Диапазон счета
2.3. Восьмеричная система счисления
Преобразование из восьмеричной системы счисления в десятичную Преобразование из десятичной системы счисления в восьмеричную Преобразование из восьмеричной системы в двоичную Преобразование из двоичной системы в восьмеричную Восьмеричный счет
2.4. Шестнадцатеричная система счисления Преобразование из шестнадцатеричной системы в десятичную Преобразование из десятичной системы в шестнадцатеричную Преобразование из шестнадцатеричной системы в двоичную Преобразование из двоичной системы в шестнадцатеричную Шестнадцатеричный счет
Преимущества шестнадцатеричной и восьмеричной систем Выводы
2.5. Двоично-десятичный код Двоично-десятичное кодирование
Сравнение двоично-десятичного и двоичного кодов
2.6. Подведем итоги
2.7. Байт
2.8. Алфавитно-цифровые коды ASCII-код
2.9. Метод проверки четности для обнаружения ошибок Бит четности
2.10. Применение Резюме
Глава 3. Логические элементы и булева алгебра
3.1. Булевы константы и переменные
3.2. Таблицы истинности
3.3. Логический элемент ИЛИ и операция ИЛИ Логический элемент ИЛИ
Выводы
3.4. Логический элемент И и операция И Логический элемент И
Выводы
3.5. Операция НЕ
Логический элемент НЕ (инвертор) Выводы
3.6. Алгебраическое описание логических схем Схемы с инверторами
3.7. Расчет выходных сигналов логических схем Определение уровня выходного сигнала на схеме
3.8. Получение логических схем из булевых выражений
3.9. Логические элементы И-НЕ и ИЛИ-НЕ Логический элемент ИЛИ-НЕ Логический элемент И-НЕ
3.10. Булевы теоремы
Теоремы для нескольких переменных
3.11. Теоремы де Моргана Следствия теорем де Моргана
3.12. Универсальность логических элементов И-НЕ и ИЛИ-НЕ
3.13. Альтернативное представление логических элементов Интерпретация обозначений логических элементов Резюме
3.14. Использование различных представлений логических элементов Какой же вариант схемы более предпочтителен?
Размещение кружков, обозначающих инверсию
Анализ схем
Объявленные уровни
Маркировка низких логических сигналов
Маркировка сигналов, обладающих двумя активными состояниями
3.15. Стандарт представления логических элементов IEEE/ANSI Традиционные обозначения или обозначения IEEE/ANSI? Резюме
Глава 4. Комбинационные логические схемы
4.1. Дизъюнктивная форма выражения Конъюнктивная форма
4.2. Упрощение логических схем
4.3. Алгебраическое упрощение
4.4. Проектирование комбинационных логических схем Полная методика проектирования
4.5. Метод карт Карно Структура карт Карно
Группировка
Группировка ячеек попарно Группировка ячеек по четыре (квартеты) Группировка ячеек по восемь (октеты) Полный процесс упрощения
Как заполнять карту Карно, исходя из выходного выражения
Безразличное состояние
Резюме
4.6. Исключающее ИЛИ и исключающее ИЛИ-НЕ Исключающее ИЛИ
Исключающее ИЛИ-НЕ
4.7. Генератор и проверочное устройство сигнала четности
4.8. Разрешающие/запрещающие схемы
4.9. Основные характеристики цифровых ИС Биполярные и униполярные цифровые ИС Семейство ТТЛ
Семейство КМОП Питание и общий провод Диапазоны напряжения логических уровней Неподключенные (плавающие) входы Коммутационная диаграмма логических схем
4.10. Поиск неполадок в цифровых системах
4.11. Внутренние неполадки в цифровых ИС Неисправность внутренних схем
Внутреннее замыкание входов на общий провод или источник питания Внутреннее замыкание выхода на общий провод или источник питания ' Разомкнутый вход или выход Замыкание между двумя выводами
4.12. Внешние неполадки Разомкнутый сигнальный провод Замкнутый сигнальный провод Неисправный источник питания Перегрузка на выходе
4.13. Изучение неисправностей
4.14. Программируемые логические устройства Программирование ПЛУ Инструментальные программные средства Введение в CUPL
Цикл разработки Резюме
Глава 5. Триггеры и родственные им устройства
5.1. Защелка на элементах И-НЕ Установка защелки (триггера) Сброс триггера
Одновременная установка и сброс Резюме
Другие обозначения Терминология
5.2. Защелка на элементах ИЛИ-НЕ Состояние триггера при включении схемы
5.3. Поиск неполадок
5.4. Тактовые сигналы и синхронные триггеры Синхронные триггеры
Время установки и время удержания триггера
5.5. Синхронные S-C-триггеры
Внутреннее строение S-C-триггеров, управляемых фронтом
5.6. Синхронные J-К-триггеры
Внутреннее строение J-K-триггеров* управляемых фронтом
5.7. Синхронный D-триггер Реализация D-триггера Параллельная передача данных
5.8. Защелка на D-триггере (прозрачная защелка)
5.9. Асинхронные входы Маркировка асинхронных входов
5.10. Обозначение IEEE/ANSI
5.11. Временные процессы в триггерах Моменты установки и удержания Задержки распространения сигнала Максимальная частота синхронизации fwx
Время нахождения тактовых импульсов на высоком и низком уровнях Ширина активного асинхронного импульса Время нарастания тактового сигнала Реальные ИС
5.12. Потенциальные проблемы согласования по времени в схемах с триггерами
5.13. Триггеры Master/Slave
5.14. Применение триггеров
5.15. Синхронизация триггеров
5.16. Обнаружение последовательности входных импульсов
5.17. Хранение и передача данных Параллельная передача данных
5.18. Последовательная передача данных: сдвиговые регистры Требование к величине времени удержания Последовательная передача между регистрами Операция сдвига влево
Сравнение параллельного и последовательного типов передач
5.19. Деление частоты и счет Счет
Диаграмма переходов Коэффициент пересчета
5.20. Прикладная задача
5.21. -Триггер Шмитта
5.22. Одновибратор (ждущий мультивибратор) Одновибратор без повторного запуска Одновибратор с повторным запуском Реальные устройства
Ждущий мультивибратор
5.23. Анализ последовательных схем
5.24. Генератор тактовых (синхронизирующих) импульсов Генератор на основе триггера Шмитта
Таймер 555 в качестве несинхронизированного мультивибратора Кварцевые генераторы тактовых импульсов
5.25. Поиск неисправностей в схемах с триггерами Разомкнутые входы Короткозамкнутые выходы
Фазовый сдвиг тактовых (синхронизирующих) импульсов
5.26. Применение программируемых логических устройств Защелка на элементах И-НЕ
D-защелка
Режим ввода переходов состояний при программировании ПЛУ Резюме
Глава 6. Цифровая математика: схемы и операции
6.1. Двоичное сложение
6.2. Представление чисел со знаком Обратный код Дополнительный код
Представление чисел со знаком в системе дополнительных кодов Отрицание
Особый случай представления чисел через дополнительный код
6.3. Сложение в системе дополнительных кодов
6.4. Вычитание в системе дополнительных кодов Переполнение
6.5. Умножение двоичных чисел Умножение в системе дополнительных кодов
6.6. Двоичное деление
6.7. Сложение двоично-десятичных чисел Сумма чисел меньше или равна 9 Сумма чисел больше 9 Вычитание двоично-десятичных чисел
6.8. Арифметика шестнадцатеричных чисел Сложение шестнадцатеричных чисел Вычитание шестнадцатеричных чисел Представление чисел со знаком в шестнадцатеричном виде
6.9. Арифметические схемы Арифметико-логическое устройство
6.10. Параллельный двоичный сумматор
6.11. Принцип работы полного сумматора Минимизация методом карт Карно Полусумматор
6.12. Параллельный полный сумматор с регистрами Обозначения, описывающие работу регистров Последовательность операций
6.13. Распространение сигнала переноса
6.14. Параллельный сумматор на базе ИС Последовательное подключение параллельных сумматоров
6.15. Система дополнительных кодов Сложение
Вычитание
Комбинация сложения и вычитания
6.16. Двоично-десятичный сумматор
Последовательное соединение двоично-десятичных сумматоров
6.17. Интегральные схемы АЛУ АЛУ на базе ИС 74LS382/HC382 Расширение АЛУ
Другие АЛУ
6.18. Обозначения стандарта IEEE/ANSI
6.19. Пример поиска неисправностей
6.20. Полный сумматор на основе ПЛУ Резюме
Глава 7. Счетчики и регистры Часть I
7.1. Асинхронные счетчики Прохождение сигнала Коэффициент пересчета Деление частоты
7.2. Счетчики с коэффициентом пересчета менее 2N
Диаграмма переходов состояний Отображение состояний счетчика Изменение коэффициента пересчета Основной алгоритм
Десятичные счетчики/двоично-десятичные счетчики
7.3. Интегральные схемы асинхронных счетчиков Обозначение стандарта IEEE/ANSI для счетчика на ИС 74LS293 Асинхронные счетчики на КМОП
7.4. Асинхронные вычитающие счетчики
7.5. Задержка на распространение сигнала в асинхронных счетчиках
7.6. Синхронные (параллельные) счетчики Работа схемы
Преимущество синхронных счетчиков по сравнению с асинхронными Действующие ИС
7.7. Синхронные вычитающие и реверсивные счетчики
7.8. Предустанавливаемые счетчики Синхронная предустановка
7.9. ИС 74ALS193/HC193
Входы синхронизации СРи и CPD Вход задающего сброса Предустановочные входы Счетные выходы Выходы конечного счета
Регулируемые значения коэффициента пересчета, используемые в ИС
74ALS193/HC193 Многокаскадная схема
7.10. Еще о системах обозначений стандарта IEEE/ANSI Управляющая зависимость (С)
Направление счета (+ или -) Зависимость И (G)
7.11. Декодирование значения счетчика Декодирование, управляемое по высокому уровню сигнала Декодирование, управляемое по низкому уровню сигнала Декодирование двоично-десятичного счетчика
7.12. Сбои при декодировании Стробирование
[7.13. Последовательное включение двоично-десятичных счетчиков
7.14. Проектирование синхронного счетчика Основная идея
Таблица возбуждений для J-K-триггера Методика разработки
Управляющий элемент для шагового двигателя
7.15. Счетчик на сдвиговых регистрах Кольцевой счетчик
Запуск кольцевого счетчика Счетчик Джонсона Декодирование счетчика Джонсона ИС счетчиков на сдвиговых регистрах Резюме части I
Часть II
7.16. Применение счетчиков: счетчик частоты Полная схема счетчика частоты
7.17. Применение счетчиков: цифровые часы
7.18. Регистры интегральных схем
7.19. Параллельный вход/параллельный выход — ИС 74ALS174/74HC174
7.20. Последовательный вход/последовательный выход — ИС 4731В
7.21. Параллельный вход/последовательный выход — ИС . 74ALS165/74HC165
7.22. Последовательный вход/параллельный выход — ИС 74ALS164/74HC164
7.23. Условные обозначения регистров стандарта IEEE/ANSI
7.24. Решение основных проблем
7.25. Программирование ПЛУ при помощи булевых выражений для работы в качестве счетных схем
Другой метод Резюме
Глава 8. Семейства логических интегральных микросхем
8.1. Терминология цифровых ИС Параметры тока и напряжения Коэффициент разветвления Задержки распространения Требования к мощности
Произведение задержки сигнала на мощность рассеяния
Помехоустойчивость
Запрещенные уровни напряжения
Функционирование логических схем в режимах источника тока
и нагрузки Корпуса ИС
8.2. Логическое семейство ТТЛ
Функционирование схемы в состоянии с низким уровнем
Функционирование схемы в состоянии с высоким уровнем
Функционирование в режиме нагрузки
Функционирование в режиме источника тока
Схема с двухтактным выходом
Элемент ТТЛ ИЛИ-НЕ
Резюме
8.3. Технические характеристики ТТЛ
Диапазон значений температур и напряжений источника питания
Уровни напряжения
Максимальные .значения напряжений
Рассеяние мощности
Задержки распространения сигнала
8.4. Характеристики различных серий ТТЛ Стандартная серия 74 ТТЛ
Серия 74S ТТЛ на базе транзисторов Шотки
Серия 74LS на маломощных транзисторах Шотки
Серия 74AS на улучшенных транзисторах Шотки
Серия 74ALS на маломощных улучшенных транзисторах Шотки
74F — быстродействующие схемы на ТТЛ
Сравнение характеристик ТТЛ различных серий
8.5. Коэффициент нагрузки и коэффициент разветвления в схемах на ТТЛ Определение коэффициента разветвления
8.6. Другие характеристики ТТЛ Неподключенные (плавающие) входы Неиспользуемые входы Замкнутые входы
Смещение входов схем ТТЛ в состояние с низким уровнем Переходы тока
8.7. МОП-технология
Полевой канальный МОП-транзистор Ключи на полевых транзисторах
8.8. Цифровые схемы на полевых транзисторах
8.9. Комплементарная МОП-логика Инвертор на КМОП
Элемент И-НЕ на КМОП Элемент ИЛИ-НЕ на КМОП RS-триггер на КМОП
8.10. Характеристики различных серий ИС на КМОП Серии 4000/14000
Серия 74С
Серии 74НС/НСТ (быстродействующие КМОП-структуры)
Серии 74АС/АСТ (улучшенные КМОП-структуры)
Серии 74АНС/АНСТ (улучшенные быстродействующие КМОП-
структуры) Биполярная КМОП-логика Напряжение источника питания Логические уровни напряжения Запас помехоустойчивости Мощность рассеяния Увеличение PD с ростом частоты Коэффициент разветвления Скорость переключения состояний Неиспользуемые входы Статическая чувствительность Фиксация
8.11. Низковольтная технология Семейство КМОП
Семейство биполярной КМОП-логики
8.12. Выходы с открытым коллектором/стоком Выходы с открытым коллектором/стоком Буфер/драйвер с открытым коллектором/стоком Обозначения стандарта IEEE/ANSI для выходов с открытым
коллектором/стоком
8.13. Тристабильные логические выходы (выходы с тремя состояниями) Преимущества тристабильных структур
Тристабильные буферы Тристабильные ИС
Обозначение тристабильных выходов согласно стандарту IEEE/ANSI
8.14. Высокоскоростная логика шинного интерфейса
8.15. Цифровые ИС семейства ЭСЛ \ Базовая схема ЭСЛ
Элемент ИЛИ/ИЛИ-НЕ на ЭСЛ Характеристики ЭСЛ
8.16. Передаточный логический элемент (двунаправленный переключатель) на КМОП
8.17. Сопряжение интегральных схем
8.18. Управление КМОП на базе ТТЛ
Управление высоковольтными устройствами на КМОП с помощью ТТЛ
8.19. Управление ТТЛ на базе КМОП
Управление ТТЛ в состоянии с высоким уровнем с помощью КМОП Управление ТТЛ в состоянии с низким уровнем с помощью КМОП Управление ТТЛ с помощью высоковольтных устройств на КМОП
8.20. Аналоговые компараторы напряжения
8.21. Поиск неисправностей
Использование логического импульсного генератора и пробника при
тестировании схемы Поиск замкнутых узлов
Токовый детектор Резюме
Глава 9. Логические схемы средней степени интеграции
9.1. Дешифраторы Разрешающие входы
Преобразование двоично-десятичного кода в двоичный Преобразование двоично-десятичного кода в десятичный Применение дешифраторов
9.2. Преобразование двоично-десятичного кода в семисегментный Сравнение индикаторов на светоизлучающих диодах с общим анодом
и общим катодом
9.3. Жидкокристаллические индикаторы Управление ЖКИ
Типы ЖКИ
9.4. Шифраторы Приоритетные шифраторы
Приоритетный шифратор 74147, преобразующий десятичный код
в двоично-десятичный Ключевой шифратор
9.5. Поиск неисправностей
9.6. Мультиплексоры (селекторы данных) Базовый мультиплексор с двумя входами Мультиплексор с четырьмя входами Мультиплексор с восемью входами
ИС 74ALS157/HC157 (четыре мультиплексора с двумя входами)
9.7. Применение мультиплексоров Маршрутизация данных
Преобразование параллельного кода в последовательный Установка последовательности передачи данных Формирование логической функции
9.8. Демультиплексоры (распределители данных) Демультиплексор с 1 входом и 8 выходами Синхронизируемый демультиплексор Охранные системы наблюдения Синхронные системы передачи данных Приемник
Полное описание работы схемы
9.9. Дополнительные сведения о поиске неисправностей
9.10. Компараторы величин Входы данных Выходы
Последовательное соединение Применение
9.11. Преобразователи кодов
Основной принцип преобразования кодов Процесс преобразования Реализация схемы
Другие варианты построения преобразователей кодов
9.12. Шины данных
9.13. Тристабильный регистр 74AIS173/HC173
9.14. Функционирование шины данных Передача данных
Сигналы на шине данных
Упрощенная временная диаграмма сигналов на шине данных Расширение шины
Упрощенное представление шины данных Двунаправленные шины данных 9.15. ПЛУ и таблицы истинности Приоритетный шифратор Резюме
Глава 10. Сопряжение с аналоговым миром
10.1. Сопряжение с аналоговым миром Сравнительный обзор цифровых и аналоговых систем
10.2. Цифро-аналоговое преобразование Аналоговый выходной сигнал Весовые коэффициенты входных битов Разрешающая способность(величина шага квантования) Процентная разрешающая способность Физический смысл разрешающей способности Двоично-десятичный входной код
Биполярные ЦАП
10.3. Строение цифро-аналогового преобразователя Точность преобразования
ЦАП с выходом по току Резистивная цепь типа R/2R
10.4. Характеристики цифро-аналоговых преобразователей Разрешающая способность
Точность
Погрешность смещения нуля Время установления сигнала Монотонность
10.5. Цифро-аналоговые преобразователи на интегральных схемах
10.6. Применение цифро-аналоговых преобразователей Управление
Автоматический контроль Восстановление сигнала Аналого-цифровое преобразование ЦАП с последовательной передачей данных
10.7. Поиск неисправностей в цифро-аналоговых преобразователях
10.8. Аналого-цифровое преобразование
10.9. Интегрирующие аналого-цифровые преобразователи Разрешающая способность и точность аналого-цифровых
преобразователей Время преобразования fc
10.10. Сбор данных Восстановление оцифрованного сигнала Помеха дискретизации
10.11. Аналого-цифровые преобразователи поразрядного уравновешивания Время преобразования
Реальная ИС: АЦП поразрядного уравновешивания ADC0804
10.12. Аналого-цифровые преобразователи параллельного типа Время преобразования
10.13. Другие методы аналого-цифрового преобразования Реверсивные интегрирующие аналого-цифровые преобразователи (АЦП
следящего типа) Аналого-цифровые преобразователи с двойным интегрированием Аналого-цифровые преобразователи "напряжение/частота" Сигма/дельта модуляция
10.14. Цифровые вольтметры
10.15. Схемы выборки и хранения
10.16. Мультиплексирование
10.17. Цифровой запоминающий осциллограф Другие области применения
10.18. Цифровая обработка сигналов Цифровая фильтрация Резюме
Глава 11. Запоминающие устройства
11.1. Терминология систем памяти
11.2. Общие принципы функционирования схем памяти Входы адреса
Вход чтения/записи R/W Включение памяти
11.3. Соединение схем памяти с центральным процессором
11.4. Постоянные запоминающие устройства Структурная схема ПЗУ
Операция чтения
11.5. Архитектура ПЗУ Массив регистров Дешифраторы адреса Выходные буферы
11.6. Временные параметры ПЗУ
11.7. Типы ПЗУ
Программируемое по фотошаблону ПЗУ Программируемые ПЗУ (ППЗУ)
Стираемые программируемые постоянные запоминающие устройства (СППЗУ)
Электрически стираемое программируемое ПЗУ(ЭСППЗУ) Постоянные запоминающие устройства на компакт-дисках CD ROM
11.8. Флэш-память
КМОП-ИС флэш-памяти 28F256A Комарда чтения
Команды стирания/подготовки к стиранию Команда стирания с последующим контролем Команды подготовки к программированию/программирования Команда программирования с последующим контролем
11.9. Применение ПЗУ Программно-аппаратное обеспечение
Запоминающие устройства для хранения программы самозагрузки Таблицы данных Преобразователь данных Генераторы функций
Вспомогательные запоминающие устройства
11.10. Полупроводниковые ОЗУ
11.11. Архитектура ОЗУ Операция чтения Операция записи Выбор микросхемы Входы ввода-вывода
11.12. Статические ОЗУ (SRAM) Временные процессы в статических ОЗУ Цикл чтения
Цикл записи
Реальная микросхема статической памяти
11.13. Динамические ОЗУ (DRAM)
11.14. Структура и функционирование динамических ОЗУ
Мультиплексирование адресов
11.15. Циклы чтения/записи динамического ОЗУ Цикл чтения динамического ОЗУ
Цикл записи динамического ОЗУ
11.16. Обновление информации в динамическом ОЗУ
11.17. Технологии динамической памяти Модули памяти
FPMDRAM EDO DRAM SDRAM DDR SDRAM SLDRAM DR DRAM
11.18. Увеличение длины слов данных и емкости памяти Расширение длины слова данных
Расширение емкости запоминающих устройств Неполная дешифрация адреса Объединение чипов динамической памяти
11.19. Специальные функции памяти
Хранение информации при отключении питания
Кэш-память
Память FIFO
Кольцевые буферы
11.20. Поиск неисправностей в системах оперативной памяти Функционирование ОЗУ
Тестирование дешифрирующих логических элементов Тестирование полной системы оперативной памяти
11.21. Тестирование ПЗУ Резюме
Глава 12. Применение программируемых логических устройств
12.1. Фундаментальные понятия схемотехники ПЛУ Обозначения ПЛУ
12.2. Архитектура ПЛУ ППЗУ
Программируемая матричная логика Программируемая пользователем матричная логика
12.3. ПЛУ GAL 16V8 (типовая матричная логика) Простой режим
Сложный режим Буферизованный режим
12.4. Привязка карты пережигания языка CUPL к архитектуре ПЛУ GAL 16V8
12.5. Проблемы проектирования Схема разрешения конфликтов Дешифрация состояний счетчика
12.6. ПЛУ GAL 22V10
12.7. Клавишное кодирующее устройство
12.8. Разработка более совершенных ПЛУ Тенденции развития программного обеспечения Резюме
Приложение А. Введение в микропроцессоры и микрокомпьютеры А.1. Что такое цифровой компьютер? А. 2. Как компьютер "думает"? А.З. Секретный агент "89"
А. 4. Организация простейшей компьютерной системы Арифметико-логическое устройство (АЛУ) Запоминающее устройство Устройство ввода Устройство вывода Интерфейс
Устройство управления Центральное процессорное устройство (ЦПУ) А. 5. Основные элементы микрокомпьютеров
Микропроцессор (МПУ) А.6. Машинные слова
Типы машинных слов А. 7. Командные слова
Многобайтовые команды А.8. Выполнение программы машинного языка
Выполнение программы А.9. Структура типичного микрокомпьютера Системные шины Порты ввода-вывода Временные процессы А. 10. Комментарии Резюме
Приложение Б. Спецификации некоторых интегральных
Приложение В. Элементы логических схем Триггеры Булевы теоремы
Таблицы истинности логических элементов Обозначения логических элементов
Глоссарий
Предметный указатель
 
Категория: Теория | Просмотров: 3861 | Добавил: anyayu | Теги: микроконтроллеры, Уидмер, Точчи, ПЛИС | Рейтинг: 0.0/0
Всего комментариев: 0
Добавлять комментарии могут только зарегистрированные пользователи.
[ Регистрация | Вход ]
Поиск
Календарь
«  Июль 2010  »
ПнВтСрЧтПтСбВс
   1234
567891011
12131415161718
19202122232425
262728293031
Теги
электроника ремонт печатные платы микроконтроллеры Кашкаров AVR КВ и УКВ скачать книгу схемотехника Service Manual скачать журнал Радиоконструктор измерения Дьяконов антенны УНЧ аудио Шелестов начинающим Пестриков Радиоаматор справочник электротехника Корякин-Черняк телефония электрик сигнализация компьютер силовая электроника семенов радио электрика Нефедов мобильная связь источники питания ип электронные схемы граф микросхемы Шрайбер Адаменко тв телевидение PIC PIC-микроконтроллеры датчики Гёлль усилители Куликов Радиосхема радиолюбитель P-CAD самоучитель LabVIEW Тюнин Родин Мир электроники хакер Ремонт и сервис HardnSoft автомобильная электроника Ревич В помощь радиолюбителю Шустов ПЛИС никитин ТелеСателлайт спутниковое ТВ ВИДЕО технологии Ходасевич автоэлектроника Белов Магда Перебаскин железо железо ПК стиральные машины УМЗЧ Виноградов сварка Мир ПК технология транзисторы гриф маркировка трансформаторы пк Сервисный центр журнал Радио связной Серия Ремонт ремонт ТВ автоматика Домашний ПК теория аудиотехника Мой друг компьютер Computer Bild умный дом
Статистика
Rambler's Top100 Яндекс.Метрика

Онлайн всего: 2
Гостей: 2
Пользователей: 0
radiofiles.ru © 2019
Бесплатный конструктор сайтов - uCoz